Zynq UltraScale+ MPSoC ZCU102 评估套件
ZCU102 评估套件可帮助设计人员快速启动面向汽车、工业、视频以及通信应用的设计。
产品描述
ZCU102 评估套件可帮助设计人员快速启动面向汽车、工业、视频以及通信应用的设计。该套件具有基于 Xilinx 16nm FinFET+ 可编程逻辑架构的 Zynq® UltraScale+™ MPSoC 器件,提供一款四核 ARM® Cortex®-A53、双核 Cortex-R5F 实时处理器以及一款 Mali™-400 MP2 图像处理单元。ZCU102 支持所有可实现各种应用开发的主要外设及接口。
主要性能和优势
|
|
|
|
|
|
特色 Xilinx 器件
包含 Zynq UltraScale+ XCZU9EG-2FFVB1156 MPSoC
产品信息
规格
包含 ZCU102 评估板
配置
|
存储器
|
控制 & I/O
|
扩展连接器
|
通信与网络
|
显示
|
时钟技术
|
功耗
|
** 开关支持 PCIe 根端口 ,或支持 SATA、USB2/3 和 DisplayPort
内部组件
ZCU102 评估板包含 Zynq UltraScale+ XCZU9EG-2FFVB1156 MPSoC |
访问一整套 Vivado® Design Suite: Design Edition节点锁定及器件锁定 XCZU9EG |
||
以太网电缆 |
Targus USB-3 |
||
USB3 适配器 |
USB Micro 电缆 |
||
电源电线和适配器 |
访问 SDSoC 环境使用 C, C++ 或 OpenCL 开发完整的 Zynq MPSoC 系统 *新的设计推荐采用Vitis |
合作伙伴
设计工具与下载
名称 | 说明 | 许可证类型 | 文件 |
---|---|---|---|
Vivado Design Suite | Xilinx Vivado® Design Suite 是一款以 IP 核及系统为中心的设计环境,这一全新构建的环境具有革新意义,能够显著加速 FPGA 和 SoC 系列器件的设计效率。 | XCZU9EG MPSoC FPGA 的锁定节点及锁定器件,1 年内可更新 | 下载 Vivado Design Suite |
Vitis 统一软件平台 | 针对 Xilinx 平台提供全面的嵌入式软件开发、硬件加速及调试工具套件 | 免费 | 下载 Vitis 嵌入式平台 |
PetaLinux 工具 | 将 Linux 操作系统配置、构建和部署至 Xilinx 平台。 | 免费 | 下载 Petalinux 工具 |
IP 核
名称 | 描述 | 许可证类型 |
---|---|---|
Memory Interface Generator (MIG) | 存储器接口发生器 (MIG) 是一款用于为赛灵思 FPGA 生成存储器控制器和接口的免费软件工具。 | 免费 IP |
其他工具、IP 和资源
名称 | 产品类别 | 项目 | 描述 |
---|---|---|---|
开源 | 软件工具 | TeraTerm | 众多终端仿真器之一,用于实现 PC 与评估套件的串行连接。 |
功耗优势工具 | 软件工具 | 功耗优势工具 - Zynq UltraScale+ MPSoC | Power Advantage Tool 是一个演示工具,旨在展示 Zynq UltraScale + MPSoC 的电源特性。 |
深度学习 HDL Toolbox | 支持包 | MathWorks | 使用 MATLAB 在 Xilinx FPGA 和 SOC 上部署深度学习处理器 |
深度学习 HDL 工具箱入门指南 | 培训 | MathWorks | 了解如何使用深度学习 HDL Toolbox™ 支持包创建、编译和部署 dlhdl.workflow 对象。 |